7.4 VOLTAGE-DIVIDER BIASING





     1.   Tujuan  [KEMBALI]

a.) Memahami prinsip kerja voltage-divider biasing dan keuntungan dari teknik ini dalam rangkaian transistor.

b.) Mampu merancang dan menganalisis rangkaian voltage-divider biasing yang baik dan efisien.

c.) Memahami persamaan-persamaan yang terdapat dalam voltage-divider biasing


      2.      Alat dan Bahan [KEMBALI]


1.       JFET N Chnanel


JFET N Channel memiliki lapisan tipis semikonduktor tipe P yang dibentuk di atas substrat tipe N. Lapisan tipis tersebut sering disebut sebagai terminal Gate.



2.       Resistor
berfungsi untuk menghambat atau membatasi aliran listrik yang mengalir dalam suatu rangkaian elektronika.


3.       Ground

berfungsi sebagai penghantar arus listrik langsung ke bumi atau tanah.

3.       Kapasitor



Kapasitor adalah alat yang digunakan untuk menyimpan energi dan arus listrik pada jangka waktu tertentu.

      3.      Dasar Teori [KEMBALI]

Susunan bias voltage-divider yang diterapkan pada penguat transistor BJT juga diterapkan pada penguat FET seperti yang ditunjukkan oleh Gambar 7.17. Konstruksi dasarnya sama persis, tetapi analisis dc masing-masing sangat berbeda. IG = 0 A untuk penguat FET, tetapi magnitudo IB untuk penguat BJT common-emitter dapat mempengaruhi level dc arus dan tegangan pada kedua sirkuit masukan dan keluaran.



Jaringan rangkaian pada Gambar 7.17 digambar ulang seperti yang ditunjukkan pada Gambar 7.18 untuk analisis dc. semua kapasitor telah diganti dengan sirkuit terbuka seperti pada Gambar 7.18b. Sumber VDD dibagi menjadi dua sumber setara karena IG = 0 A, Maka hukum arus Kirchhoff IR1 = IR2. Dan rangkaian seri setara dapat digunakan untuk menemukan nilai VG, Tegangan VG sama dengan tegangan yang melintasi R2 dapat dicari dengan persamaan :

Menerapkan hukum tegangan Kirchhoff searah jarum jam pada loop yang ditunjukkan pada Gambar 7.18 menghasilkan:

Dengan mensubstitusikan ID = 0 mA ke dalam persamaan 3 maka didapatkan nilai VGS :

Hasilnya menentukan bahwa setiap kali kita memplot Persamaan 3 , jika ID = 0 mA, nilai V GS untuk plot akan menjadi VG volt. Seperti gambar berikut :

Untuk titik lainnya, setiap titik pada sumbu vertikal VGS = 0 V. Nilai ID :

Dua titik yang didefinisikan di atas memungkinkan pembuatan garis lurus untuk mewakili Persamaan 3. Karena potongan pada sumbu vertikal ditentukan oleh ID = VG/RS dan VG diperbaiki oleh jaringan masuk, Nilai R S yang meningkat akan mengurangi tingkat potongan ID sebagaimana terlihat pada Gambar 7.19.

Setelai nilai IDQ dan VGSQ ditentukan maka,






     a.) Apa yang dimaksud dengan voltage-divider biasing?

          a. Pembagian arus dalam rangkaian listrik

          b. Pembagian tegangan dalam rangkaian listrik

          c. Pengaturan tegangan input pada transistor

          d. Pengaturan arus output pada transistor

          e. Pengaturan resistansi dalam rangkaian listrik

    b.) Pada pembiasan voltage-divider, apa fungsi dari resistor R1 dan R2?

          a. Membagi arus input

          b. Membagi tegangan input

          c. Mengatur arus output

          d. Mengatur tegangan output

          e. Mencegah arus mundur dalam rangkaian

    c.) Bagaimana cara menghitung tegangan gate-source (VGS) pada pembiasan voltage-divider?

          a. Dengan mengalikan arus basis (IB) dengan resistansi input (Rin)

          b. Dengan mengalikan arus drain (ID) dengan resistansi output (Rout)

          c. Dengan mengalikan tegangan input (VIN) dengan resistansi input (Rin)

          d. Dengan menggunakan aturan pembagi tegangan (voltage-divider rule) pada resistor R1 dan R2

          e. Dengan menggunakan aturan Kirchhoff pada loop input dan loop output


5.    Simulasi Rangkaian [KEMBALI]

Rangkaian 7.17

Rangkaian 7.18

Rangkaian 7.21


      
      6.     Video [KEMBALI]


     


       7.      Link Download [KEMBALI]

       Link Download Materi : klik disini
       Link Download Rangkaian   : klik disini
       Link Download Video   :
       Link Download datasheet  sumber dc :
       Link Download datasheet  transistor : 








Tidak ada komentar:

Posting Komentar